Otimização de etapas do fluxo de síntese de circuitos integrados explorando técnicas de aprendizado de máquina
Show simple item record
dc.contributor |
Universidade Federal de Santa Catarina |
pt_BR |
dc.contributor.advisor |
Meinhardt, Cristina |
|
dc.contributor.author |
Sachetti, Naiara |
|
dc.date.accessioned |
2023-09-09T18:58:37Z |
|
dc.date.available |
2023-09-09T18:58:37Z |
|
dc.date.issued |
2023-09-09 |
|
dc.identifier.uri |
https://repositorio.ufsc.br/handle/123456789/250674 |
|
dc.description |
Seminário de Iniciação Científica e Tecnológica. Universidade Federal de Santa Catarina. Centro Tecnológico. Departamento de Informática e Estatística. |
pt_BR |
dc.description.abstract |
O contínuo avanço tecnológico tem demandado novas soluções para o problema do número cada vez mais elevado de entradas em circuitos lógicos. Dentro deste contexto, uma estratégia explorada nos anos mais recentes é a aplicação de técnicas de aprendizado de máquina para a obtenção de circuitos que generalizem o comportamento de funções descritas de forma parcial. Uma das técnicas que já foi anteriormente aplicada neste contexto é a Programação Genética Cartesiana (CGP), cujos resultados obtidos até então indicam a sua efetividade, mas também evidenciam que, em boa parte das situações, os circuitos que ela gera não possuem uma acurácia satisfatória. Sendo assim, o trabalho desenvolvido neste projeto apresenta uma abordagem que consiste na aplicação de Curriculum Learning a um fluxo de otimização lógica baseado em CGP para melhorar tal aspecto. A técnica de Curriculum Learning classifica os exemplos do conjunto de treinamento e os escolhe para participar da seleção de circuitos de acordo com alguma regra preestabelecida. Os resultados dos experimentos realizados indicam que, em geral, os circuitos gerados utilizando-se a técnica apresentaram acurácias menores e tamanhos maiores ou diferenças insignificantes para ambas as características, quando comparados com circuitos gerados sem o uso da técnica. Ainda assim, há uma classe de problemas que, indo à contramão dos últimos resultados, apresentou redução no tamanho geral dos circuitos, inaugurando assim uma nova possibilidade de investigação. Outras questões a serem exploradas envolvem a investigação dos motivos para a técnica não ser benéfica para os objetivos estabelecidos. |
pt_BR |
dc.format.extent |
Vídeo |
pt_BR |
dc.language.iso |
pt_BR |
pt_BR |
dc.publisher |
Florianópolis, SC |
pt_BR |
dc.subject |
Programação Genética Cartesiana |
pt_BR |
dc.subject |
Curriculum Learning |
pt_BR |
dc.subject |
Aprendizado de máquina |
pt_BR |
dc.subject |
Otimização lógica |
pt_BR |
dc.title |
Otimização de etapas do fluxo de síntese de circuitos integrados explorando técnicas de aprendizado de máquina |
pt_BR |
dc.type |
Video |
pt_BR |
Files in this item
This item appears in the following Collection(s)
Show simple item record
Search DSpace
Browse
-
All of DSpace
-
This Collection
My Account
Statistics
Compartilhar